

# Prof. André Breda Carneiro Prof. Rafael R. da Paz

# Organização Básica de Computadores

FACENS Sorocaba/2020



# RESUMO PORTAS LÓGICAS

#### Lógica booleana:

AND (E)



$$X = A.B \text{ ou } X = AB$$

| <b>~ ~</b> | (    |
|------------|------|
| OR (       | (OU) |



$$X = A+B$$

| Ent | rada | Saída   |
|-----|------|---------|
| Α   | В    | X = A.B |
| 0   | 0    | 0       |
| 0   | 1    | 0       |
| 1   | 0    | 0       |
| 1   | 1    | 1       |

| Ent | rada | Saída   |  |
|-----|------|---------|--|
| Α   | В    | X = A+B |  |
| 0   | 0    | 0       |  |
| 0   | 1    | 1       |  |
| 1   | 0    | 1       |  |
| 1   | 1    | 1       |  |



#### Lógica booleana:





| Entrada | Saída |  |
|---------|-------|--|
| Α       | X = A |  |
| 0       | 1     |  |
| 1       | 0     |  |

$$X = \overline{A}$$

# NAND (Não-E)



$$X = A.B$$
 ou  $X = AB$ 



| Ent | rada | Saída   |
|-----|------|---------|
| A   | В    | X = A.B |
| 0   | 0    | 1       |
| 0   | 1    | 1       |
| 1   | 0    | 1       |
| 1   | 1    | 0       |



## Lógica booleana:

NOR (Não-OU)



| Ent | trada | Saída   |
|-----|-------|---------|
| A   | В     | X = A+B |
| 0   | 0     | 1       |
| 0   | 1     | 0       |
| 1   | 0     | 0       |
| 1   | 1     | 0       |

#### XOR (OU Exclusivo, ou seja só OU)



$$X = A + B$$

| Ent | rada        | Saída |  |
|-----|-------------|-------|--|
| Α   | A B X = A(+ |       |  |
| 0   | 0           | 0     |  |
| 0   | 1           | 1     |  |
| 1   | 0           | 1     |  |
| 1   | 1           | 0     |  |



#### Analogia de porta lógica com lógica de contato





$$\stackrel{A}{\to}$$
  $\stackrel{-}{\longrightarrow}$   $\stackrel{-}{\to}$   $\stackrel{-}{\to}$ 

$$S = A + B$$



Dada a expressão booleana crie o circuito e construa a tabela verdade.

$$F = X + \overline{Y} \cdot Z$$



| Entrada |   | Saída |   |
|---------|---|-------|---|
| х       | Y | Z     | F |
| 0       | 0 | 0     | 0 |
| 0       | 0 | 1     | 1 |
| 0       | 1 | 0     | 0 |
| 0       | 1 | 1     | 0 |
| 1       | 0 | 0     | 1 |
| 1       | 0 | 1     | 1 |
| 1       | 1 | 0     | 1 |
| 1       | 1 | 1     | 1 |



A partir de portas lógicas simples podemos montar circuitos mais complexos como: memórias, contadores etc...

Uma aplicação de portas lógicas é criar unidades de memória Para armazenar um bit ou uma sequência dos mesmo. Esse circuito é chamado de Flip-Flop.

Um conjunto de flip-flops pode-se montar um registrador



Flip-Flop do tipo R-S

Duas entradas: S (set) e R (reset)

Duas saída: Q e Q

Feito a partir de duas portas NOR



(a) Tabela característica

(b) Tabela característica simplificada

| ` '                   |                    |                   | ,           | (-)    |            |       |
|-----------------------|--------------------|-------------------|-------------|--------|------------|-------|
| Entradas<br>correntes | Estado<br>corrente | Próximo<br>estado |             | S      | R          | Qn+1  |
| SR                    | $Q_n$              | Qn+1              |             | 0      | 0          | $Q_n$ |
| 00                    | 0                  | 0                 |             | 0      | 1          | 0     |
| 00                    | 1                  | 1                 |             | 1      | 0          | 1     |
| 01                    | 0                  | 0                 |             | 1      | 1          |       |
| 01                    | 1                  | 0                 |             |        |            |       |
| 10                    | 0                  | 1                 |             |        |            |       |
| 10                    | 1                  | 1                 |             |        | 4          |       |
| 11                    | 0                  |                   |             | Estado | não permit | ido   |
| 11                    | 1                  |                   | <del></del> | 231440 | nao perime |       |



O Flip-Flop indicado anteriormente não é sincronizado, ou seja não tem uma base certa de tempo para mudança de estado. Para resolver isso devemos colocar um sinal de clock. O clock é um sinal periódico em uma base de tempo.



Forma de ativação



Borda de subida (caso geral)



Borda de descida



- Como a saída de um flip-flop S-R muda após um atraso, e como os eventos de um computador são sincronizados, é necessário as entradas S e R somente sejam habilitadas quando ocorre um pulso de relógio(Clock).
- Gerar saída em paralelo de diversos flip-flops sem atraso de chaveamento(ou seja sincronizados).





Flip-Flop D – Que armazena um bit



Alimento pelo pino D e executo um pulso no Clock neste periodo. O mesmo será copiado para o Q



| Nome | Símbolo gráfico                       | Tabela característica                                   |   |
|------|---------------------------------------|---------------------------------------------------------|---|
| S-R  | S Q                                   | S R Q <sub>n+1</sub> 0 0 Q <sub>n</sub> 0 1 0 1 0 1 1 - |   |
| D    | ————————————————————————————————————— | D Q <sub>n+1</sub> 0 0 1 1                              | 7 |

Bloco Lógico que representar os flip-flops estudados até agora



# Propriedades algébricas

| Propriedade Comutativa:   | AB = BA             |
|---------------------------|---------------------|
|                           | A + B = B + A       |
| Propriedade Associativa:  | A(BC) = (AB)C       |
|                           | A + (B+C) = (A+B)+C |
| Propriedade Distributiva: | A(B+C) = AB + AC    |
|                           |                     |



O Mapa de Karnaugh é um diagrama utilizado na minimização de funções booleanas.

O método utiliza a tabela verdade de uma função booleana como base para as simplificações. Um mapa de Karnaugh é uma ajuda excelente para simplificação de funções de até 6 variáveis. Para funções de mais de 6 variáveis a simplificação é mais complexa pois torna-se uma tarefa árdua identificar as células adjacentes no mapa. Para funções de mais de 6 variáveis devem ser utilizadas soluções algorítmicas computacionais.



Exemplo: encontre a expressão lógica para a tabela abaixo

| Α | В | С | R |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 0 |

A partir da tabela verdade monto essa nova tabela

|   | AB | AB | AB | ĀB |
|---|----|----|----|----|
| С | 0  | 0  | 0  | 0  |
| C | 1  | 0  | 1  | 1  |



Sempre selecione os elementos em 1 nas quantidades,  $2^N$  ou seja 1,2,4,8 ...

|   | AB  | AB | ĀB | ĀB |
|---|-----|----|----|----|
| С | 0   | 0  | 0  | 0  |
| c | (1) | 0  | 1  | 1  |
|   |     |    |    |    |

Analise o que não variou na seleção

Porção 1:

 $\overline{A}$ . $\overline{C}$ 

Porção 2:

A . B . C

Solução 1:

A.B. $\overline{C}$ + $\overline{A}$ . $\overline{C}$  Simplificando: $\overline{C}$ . (A.B + $\overline{A}$ )



#### Solução 2:

|   | AB | AB | AB | AB |  |
|---|----|----|----|----|--|
| С | 0  | 0  | 0  |    |  |
| C | 1  | 0  | 1  | 1  |  |
|   |    |    |    |    |  |

Porção 1: A.C

Porção 2:

B . **C** 

Nova Solução:

 $B.\overline{C} + \overline{A}.\overline{C}$  Simplificando:  $\overline{C}.(B + \overline{A})$ 



Mapa para duas variáveis

| $A \setminus B$ | 0 | 1 |
|-----------------|---|---|
| 0               | 0 | 1 |
| 1               | 2 | 3 |

Mapa para três variáveis

| C/AB | 00 | 01 | 11 | 10 |
|------|----|----|----|----|
| 0    | 0  | 1  | 3  | 2  |
| 1    | 4  | 5  | 7  | 6  |

Mapa para quatro variáveis



Na montagem do mapa só pode variar um elemento por vez



Exercícios:

1) Construa o circuito lógico e tabela verdade:

a) 
$$F = A + \overline{B} \cdot C \oplus D$$

b) 
$$F = \overline{X \cdot Y \cdot Z} + Z$$

2) Determine o circuito para as tabelas verdades abaixo:

a)

|   | \ |
|---|---|
| h | ١ |
| U | , |

c)

| A   | В | C           | D           | Y |
|-----|---|-------------|-------------|---|
|     | 0 | 0           | 0           | 0 |
| 0   | 0 | 0           | 1           | 0 |
| 0 0 | 0 | 1           | 0           | 0 |
| 0   | 0 | 1           | 1           | 0 |
| 0   | 1 | 0           | 0           | 1 |
| 0 0 | 1 | 0           | 1           | 1 |
| 0   | 1 | 1           | 0<br>1<br>0 | 0 |
| 0   | 1 | 1<br>1<br>0 | 1           | 0 |
| 1   | 0 | 0           | 0           | 0 |
| 1   | 0 | 0           | 1           | 0 |
| 1   | 0 | 1           | 0           | 0 |
| 1   | 0 | 1           | 1           | 0 |
| 1   | 1 | 0           | 0           | 1 |
| 1   | 1 | 0           | 1           | 1 |
| 1   | 1 | 1           |             | 0 |
| 1   | 1 | 1           | 1           | 0 |

| A | В | С | D | Y |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 0 | 1 | 1 |
| 0 | 0 | 1 | 0 | 0 |
| 0 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 | 0 |
| 0 | 1 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 | 0 |
| 1 | 0 | 0 | 1 | 1 |
| 1 | 0 | 1 | 0 | 0 |
| 1 | 0 | 1 | 1 | 1 |
| 1 | 1 | 0 | 0 | 0 |
| 1 | 1 | 0 | 1 | 0 |
| 1 | 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 | 0 |

| A | В | C | D | Y |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 1 |
| 0 | 0 | 0 | 1 | 1 |
| 0 | 0 | 1 | 0 | 0 |
| 0 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 | 1 |
| 0 | 1 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 | 1 |
| 1 | 0 | 0 | 1 | 1 |
| 1 | 0 | 1 | 0 | 0 |
| 1 | 0 | 1 | 1 | 1 |
| 1 | 1 | 0 | 0 | 0 |
| 1 | 1 | 0 | 1 | 1 |
| 1 | 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 | 1 |



#### Exercícios:

3) Desafio: Abaixo encontra-se o flip-flop JK, monte a tabela verdade para as entradas J e K com a saída Q



